展开查看
以下是引用禾好在2014-07-09 08:08:25的发言 >1楼:楼主的问题要是能先介绍一下调试过程、外围电路就好了。就逐个谈一下个人看法吧:
1.SLM的主回路和预充电回路不要求相序,但要求L1、L2、L3与U、V、W相位相同;
2.用starter看的数据扫描更新比较慢,用trace会快得多,同时要是能同时测输入电压r72就能确定是否输入正常了;
3.楼主的资料我没找到,猜着是用作旁路功能的,那倒是接到电抗器前面较好。VSM是接到电抗器后端的。
关键是在没有预充也没合闸的情况下,即只有控制电的情况下,仍然检测到了有-4~15hz的频率值不规律的变化,主要是想请教下这种现象会跟哪些原因有关呢?是接在电抗器后端还是与模块自身损坏的原因有关?