恭喜,你发布的帖子
发布于 2018-12-28 10:28:54
13楼
PLC的高速计数最高频率,瓶颈在哪?200KHz由谁决定的?
硬件计数器,最高输入频率,理论上小于系统采样时钟的1/2就可以。CPU的硬件计数器在MCU芯片内,MCU操作外设的时钟,在几十MHz以上,所以硬件计数器本身计个几MHz的信号毫无压力。
其实,最高频率限制的瓶颈在输入光耦上。
光耦的特性,off的延迟大于on的延迟,所以最小脉宽应由光耦的off宽度决定。
200kHz50%占空比,off的时间是2.5us,on时间还可以更小一点。照此推论,占空比大于50%,off时间变小,频率响应应小于200kHz,反之占空比小于50%,频率响应可以超过200kHz。
重温此刚好一年前的帖子,恰好这段时间在200的模拟量模块上也做了一个检测快速模拟量信号的实验,类似发现模拟输入模块的输入滤波回路对高速检测也构成了部分瓶颈,另外模块总线传输也是。
请填写推广理由:
分享
只看
楼主