发布于 2009-12-24 09:55:33
10楼
多个负载并联在一起后的等效阻抗就变小,对前一级输出不利。
就是说后一级要从前一级吸收更多的功率,而前一级的输出功率也就是阻抗特性是一定的,过大的输出电流在输出级的等效阻抗上产生大的压降,使输出信号达不到最高电压比如10伏特,从而使信号电压产生偏差。
我想这和模拟电子技术差不多的道理,设计电路的时候都是要求输出级有尽可能低的输出阻抗特性,力求驱动更大的负载;而输入级要有尽可能高的输入阻抗,以免从上一级吸收太多的功率而影响上一级的正常工作。
活到老学到老!